チック・タック戦略 (チクタク戦略、Intel Tick-Tock)とは、インテル社が2006年から2015年まで採用していた開発ロードマップモデル。
便宜上、本稿ではその後継モデルについても併記する。
概要
同社の主力製品である、PCないしサーバ向け(いわゆる「メインストリーム」)のマイクロプロセッサの設計と製造において、前世代から論理設計ないしマスクパターンを基本的に変更せずプロセスルールを縮小した世代を「チック」、逆に、前世代からプロセスルールはそのままでプロセッサの設計を更新した世代を「タック」と呼ぶこととし[1]、毎年「チック」と「タック」を繰り返すことで、スムーズな製造プロセスの立ち上げと、定期的な新製品の市場投入、予見性の向上を意図したものである。
この戦略は2006年のCoreマイクロアーキテクチャから採用され、2015年のSkylakeマイクロアーキテクチャまで10年近く続いたが、製造プロセス微細化の継続が困難を極めていくようになったことで事実上破綻した。
インテルは2016年に従来の「プロセス」(チック)「アーキテクチャ」(タック)に「最適化」(俗に「タック+」とも呼ばれる[2])の世代を加えた3ステージ制である、プロセス・アーキテクチャ最適化モデルへの転換を発表した[3][4][5]。
ロードマップ
|
---|
Atom (ULV)
| 製造プロセス
| x86
|
|
| 600 nm
| P6
| Pentium Pro (133 MHz)
|
|
| 500 nm
| Pentium Pro (150 MHz)
|
|
| 350 nm
| Pentium Pro (166–200 MHz)
|
|
| Klamath
|
|
| 250 nm
| Deschutes
|
|
| Katmai
|
| NetBurst
|
|
| 180 nm
| Coppermine
|
| Willamette
|
|
| 130 nm
| Tualatin
|
| Northwood
|
|
| Banias
|
|
| NetBurst(HT)
|
| NetBurst(×2)
|
| 90 nm
| Dothan
|
| Prescott
| ⇨
| Prescott‑2M
| ⇨
| Smithfield
|
|
| Tejas
| →
| ⇩
| →
| Cedarmill (Tejas)
|
| 65 nm
| Yonah
|
| Nehalem (NetBurst)
|
| Cedar Mill
| ⇨
| Presler
|
| Core
| Merom
| (x86-64) DDR2 + DDR3
|
Bonnell
| Bonnell
| 45 nm
| Penryn
|
|
Nehalem
| Nehalem
| HT再導入, メモリコントローラ統合, PCH, L3キャッシュ導入, 256 KiB L2キャッシュ/コア, DDR3
|
Saltwell
| 32 nm
| Westmere
| CPUパッケージに45 nmGPUを統合, AES-NI導入
|
Sandy Bridge
| Sandy Bridge
| リングバス, GPU on die, 非UEFIマザーボードの終焉, DDR3
|
Silvermont
| Silvermont
| 22 nm
| Ivy Bridge
|
|
Haswell
| Haswell
| FIVR, DDR3 + DDR3L
|
Airmont
| 14 nm
| Broadwell
|
|
Skylake
| Skylake
| DDR3L + DDR4
|
Goldmont
| Goldmont
| Kaby Lake / Amber Lake
|
|
Goldmont Plus
| Coffee Lake
| 8コア (デスクトップ)
|
Whiskey Lake
|
|
Comet Lake
| 10コア (デスクトップ)
|
Cypress Cove
| Rocket Lake
|
|
Tremont
| Tremont
| 10 nm
| Palm Cove
| Cannon Lake
|
| SoC
|
|
Sunny Cove
| Ice Lake
| 512KiB L2キャッシュ/コア
| Lakefield
|
|
Willow Cove
| Tiger Lake
| Xe グラフィックス
|
|
Gracemont
| Gracemont
| Intel 7
| Golden Cove
| Alder Lake
| Hybrid, DDR5, PCIe 5.0
|
|
Raptor Cove
| Raptor Lake
| 2MiB L2キャッシュ/Pコア
|
|
取消線nameは計画中止
- 太字nameはマイクロアーキテクチャ名
- 斜体nameは将来の計画
|
脚注
関連項目
外部リンク
|
---|
生産終了 |
|
---|
現行 |
|
---|
その他 | |
---|
マイクロ アーキテクチャ |
P5 |
P5ベースのコア |
---|
0.90 μm | |
---|
0.60 μm | |
---|
0.35 μm | |
---|
0.25 μm | |
---|
|
---|
P6 |
P6ベースのコア |
---|
0.50 μm | |
---|
0.35 μm | |
---|
0.25 μm | |
---|
180 nm | |
---|
130 nm | |
---|
90 nm | |
---|
65 nm | |
---|
|
---|
NetBurst |
NetBurstベースのコア |
---|
180 nm | |
---|
130 nm | |
---|
90 nm | |
---|
65 nm | |
---|
|
---|
Core |
|
---|
Atom |
Atomのマイクロアーキテクチャ |
---|
参考 | |
---|
45 nm | |
---|
32 nm | |
---|
22 nm | |
---|
14 nm | |
---|
10 nm | |
---|
Intel 7 | |
---|
|
---|
Nehalem |
|
---|
Sandy Bridge |
Sandy Bridgeベースのコア |
---|
32 nm | |
---|
22 nm | |
---|
|
---|
Haswell |
|
---|
Skylake |
|
---|
Cypress Cove |
|
---|
Sunny Cove |
|
---|
Willow Cove |
|
---|
Golden Cove (+Gracemont) |
|
---|
Raptor Cove (+Gracemont) |
|
---|
Redwood Cove (+Crestmont) |
Redwood Coveベースのコア |
---|
Intel 4 | |
---|
Intel 3 | |
---|
|
---|
Lion Cove (+Skymont) |
|
---|
|
---|
|